Centro de suporte do transceptor PHY IP
O centro de suporte PHY IP do transceptor fornece informações sobre como selecionar, projetar e implementar links de transceptor. Há também diretrizes sobre como criar seu sistema e depurar os links do transceptor. Esta página é organizada em categorias que se alinham a um fluxo de projeto do sistema transceptor de alta velocidade do início ao fim.
Obtenha recursos de suporte para Intel Agilex® 7, Intel® Stratix® 10, Intel® Arria® 10 e Intel® Cyclone® 10 dispositivos a partir das páginas abaixo. Para outros dispositivos, pesquise nos seguintes links: FPGA de documentação, cursos de treinamento, vídeos, exemplos de projeto, base de conhecimento.
1. Seleção de dispositivos e IP
Qual Intel® FPGA de dispositivos devo usar?
Tabela 1 - Variante do dispositivo e suporte ao recurso | |||||||||
---|---|---|---|---|---|---|---|---|---|
Dispositivo |
Intel® Cyclone® 10 |
Intel® Arria® 10 |
Intel® Stratix® 10 |
® Intel Agilex 7 |
|||||
Variante do dispositivo |
GX |
SX(3) |
GX(3) |
GT(4) |
GX/SX L-Tile |
GX/SX H-Tile |
MX/TX E-Tile |
AGF E-Tile |
|
Taxa máxima de dados |
|
12,5 Gbps |
17,4 Gbps |
17,4 Gbps |
17,4 Gbps |
17,4 Gbps |
N/A |
N/A |
|
Canais GXT | N/A |
N/A |
25,8 Gbps |
26,6 Gbps |
28,3 Gbps |
28,3 Gbps |
N/A |
||
Canais GXE | N/A |
N/A |
N/A |
N/A |
N/A |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
||
Taxa máxima de dados |
Canais GX |
6,6 Gbps |
12,5 Gbps |
12,5 Gbps | 12,5 Gbps |
28,3 Gbps | 28,3 Gbps | N/A | |
Canais GXT |
N/A |
N/A |
|||||||
|
N/A |
N/A |
N/A |
N/A |
N/A |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
||
Canais máximos por dispositivo |
Canais GX |
12 |
96 |
72 | 96 |
96 | N/A | N/A |
|
Canais GXT |
N/A |
N/A |
6 | 32 |
64 |
24 |
N/A | ||
Canais GXE |
N/A |
N/A |
N/A | N/A |
N/A | 120 | 24 (e 32 P-Tile) |
||
IP rígido | Um PCIe Gen2 x4 por dispositivo. | PCIe* Gen3 x8 até 4 por dispositivo | PCIe Gen3 x16 até 4 por dispositivo | PCIe Gen3 x16 até 4 por dispositivo | MACup Ethernet de 50/100 Gbps a 4 por dispositivo PCIe Gen3 x16 até 4 por dispositivo SR-IOV (quatro PF/2K VF) (6) | Ethernet 10G/25G/100G com capacidade opcional de 1588 + RS-FEC (528, 514)/RS-FEC (544, 514) | Ethernet 10G/25G/100G com capacidade opcional de 1588 + RS-FEC (528, 514)/RS-FEC (544, 514) | ||
O suporte SR-IOV não está disponível. |
- Os valores mostrados na tabela acima são para modos de alimentação padrão. No modo de alimentação reduzida, a taxa máxima de dados para canais de dispositivos Intel Arria® 10 GX (chip para chip) é de 11,3 Gbps. Como os canais do transceptor GT são projetados para desempenho máximo, eles não têm um modo de operação de potência reduzido. Para operar canais de transceptor GX a taxas de dados designadas em modos de alimentação padrão e reduzidos, aplique as fontes de alimentação núcleo e periferia correspondentes. Para obter mais detalhes, consulte a ficha técnica Intel Arria 10 dispositivos.
- Intel Arria transceptor 10 e Intel Stratix 10 dispositivos podem suportar taxas de dados abaixo de 1,0 Gbps por amostragem.
- Para as variantes de dispositivoS SX e GX, as taxas máximas de dados do transceptor são especificadas para o grau de velocidade do transceptor mais rápido (-1). Consulte a ficha técnica do dispositivo para obter especificações de grau de velocidade mais baixa.
- Para as variantes do dispositivo GT, as taxas máximas de dados do transceptor são especificadas para (-1) grau de velocidade do transceptor. Consulte a ficha técnica do dispositivo para obter as especificações de grau de velocidade mais baixa.
- Intel Stratix transceptor de 10 dispositivos têm os tipos GX e GXT de canais de transceptor. Para obter detalhes, consulte o guia de usuário do transceptor PHY Intel Stratix 10 L/H-Tile.
- SR-IOV significa virtualização de saída de entrada de raiz única.
- Intel Arria transceptor 10 e Intel Stratix 10 dispositivos podem suportar taxas de dados abaixo de 1,0 Gbps por amostragem.
- Aplicações de backplane referem-se às que exigem equalização avançada, como a equalização de feedback de decisão (DFE) habilitada para compensar a perda de canal.
Intel FPGA de dispositivos
- ® Intel Agilex 7 fichas técnicas do dispositivo
- Intel Stratix 10 dispositivos
- ® Intel Cyclone ficha técnica do dispositivo 10 GX
- Intel Arria 10 dispositivos
Recursos adicionais
Consulte o capítulo Visão Geral dos seguintes guias de usuário:
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
- Intel Stratix PHY transceptor de 10 L e H-Tile
- Guia do usuário do transceptor E-Tile
- UM 778 - Intel Stratix 10 de uso do transceptor
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
2. Fluxo de projeto e integração de IP
Onde encontro informações sobre o uso do transceptor?
Use a Ferramenta de posicionamento do canal E-Tile em conjunto com as Diretrizes de conexão de pinos da família de dispositivos Intel Stratix 10, para planejar rapidamente as colocações do protocolo no bloco E antes de ler documentação abrangente e implementar projetos no software Intel® Quartus® Prime. A Ferramenta de posicionamento de canal E-Tile baseada no Excel é complementada com guias de instruções, legendas, revisão e protocolos.
Quais recomendações de projeto devo considerar?
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
- Intel Arria 10 recomendações de design e errata de dispositivoS GX/GT
- ® Intel Arria 10 SX dispositivo errata e recomendação de projeto
Onde encontro informações sobre a integração do transceptor PHY IP?
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
- Intel Arria 10 guia do usuário do transceptor PHY
- AN 738: Intel Arria 10 diretrizes de projeto de dispositivos
Onde encontro informações sobre o mapeamento do registro ip do transceptor PHY?
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Diretrizes de configurações analógicas
Intel Stratix 10 dispositivos
Intel Cyclone 10 e Intel Arria 10 dispositivos
Recursos adicionais
3. Design da placa e gerenciamento de energia
- ® Intel Agilex 7 Guia do usuário de configuração
- ® Intel Agilex 7 diretrizes de design de integridade de sinal de interface serial de alta velocidade da família de dispositivos
- AN 672: Diretrizes de design de link do transceptor para transmissão de taxas de dados de alto gbps
- AN 114: Diretrizes de projeto da placa para pacotes de dispositivos programáveis Intel®
- AN 766: Intel® Stratix® 10 dispositivos, diretriz de design de layout de interface de sinal de alta velocidade
- Considerações sobre o design do PCB Stackup para a Intel FPGAs®
Diretrizes de conexão de pinos
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Revisão esquemática
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Gerenciamento de energia
- ® Intel Agilex 7 guias do usuário de gerenciamento de energia: série F e série I
- Estimador de energia inicial (EPE) e analisador de energia
- AN 692: Considerações de sequenciamento de energia para Intel® Cyclone® 10 GX, Intel® Arria® 10, Intel® Stratix® 10 e Intel Agilex® 7 dispositivos
- UM 750: usando a ferramenta Altera PDN para otimizar o design da sua rede de entrega de energia
- Guia do usuário da ferramenta Rede de entrega de energia (PDN) específica do dispositivo 2.0
Modelos e ferramentas de simulação
O Intel® Advanced Link Analyzer é uma ferramenta de análise de link de tremidos/ruídos de última geração que permite avaliar de forma rápida e fácil o desempenho do link serial de alta velocidade. É uma ferramenta de pré-design ideal para ajudá-lo a entender como Intel FPGA soluções podem atender aos requisitos do seu sistema. É também uma ferramenta eficaz para suporte pós-projeto para ajudar na depuração e validação.
Modelos
Guias de usuário do kit de desenvolvimento
® Intel Agilex 7 dispositivos
- ® Intel Agilex do kit de desenvolvimento série 7 F FPGA
- ® Intel Agilex do kit de desenvolvimento de transceptor-SoC série 7 F
Intel Stratix 10 dispositivos
- Intel Stratix 10 guia do usuário do kit de desenvolvimento
- Guia do usuário do kit de desenvolvimento de integridade do sinal do transceptor Intel Stratix10 GX
Intel Arria 10 dispositivos
4. Testes de interoperabilidade e padrões
Aplicativos
- ® Intel Agilex 7 guia de usuário de E/S de uso geral: série F e série I
- UM 835: fundamentos básicos de sinalização PAM4
- AN 846: Intel Stratix 10 correção de erro de encaminhamento
Modelos
5. Exemplos de projeto e projetos de referência
Exemplos de projeto e projetos de referência
® Intel Agilex 7 dispositivos
- Designs de demonstração de transceptor de alta velocidade - Intel Agilex® série I de 7 dispositivos com F-Tile
- Designs de demonstração de transceptor de alta velocidade - Intel Agilex® série F de 7 dispositivos (E-Tile)
Intel Stratix 10 dispositivos
- Designs de demonstração de transceptor de alta velocidade - Stratix série 10 TX
- Designs de demonstração de transceptor de alta velocidade - Stratix série 10 GX
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
- Terasic DE10 avançado com Intel Arria placa SoC 10
- Kit de desenvolvimento instantâneo ACHILLES com Intel Arria 10 FPGA placa de partida SoM
- Intel Arria 10 exemplos de design do transceptor PHY (Intel Community)
- Intel Arria 10 exemplos básicos de design básico do transceptor PHY (Intel Community)
- Designs de demonstração de transceptor de alta velocidade - Intel Arria série 10
6. Cursos de treinamento e vídeos
Cursos de treinamento recomendados
Título |
Tipo |
Descrição |
---|---|---|
Online |
Conheça os componentes básicos de construção encontrados em transceptores de 20 e 28 nm FPGA usados para suportar uma variedade de protocolos de alta velocidade. |
|
Online |
Conheça os componentes básicos de construção encontrados em Intel Stratix 10 FPGA transceptors usados para suportar uma variedade de protocolos de alta velocidade. |
|
Kit de ferramentas do transceptor para Intel Arria 10 dispositivos |
Online |
Saiba como depurar e ajustar dinamicamente as configurações analógicas do seu Intel Arria 10 e Intel Cyclone 10 FPGA transceptors. |
Condicionamento avançado de sinal para Intel Arria 10 FPGA transceptor |
Online |
Saiba as capacidades analógicas Intel Arria 10 FPGA transceptors e como usá-los para melhorar o desempenho do link. |
Online |
Saiba como construir uma implementação personalizada de transceptor usando os blocos IP Intel Arria 10 e Intel Cyclone 10 FPGA transceptor. |
|
Construindo uma camada PHY Intel Stratix 10 FPGA transceptor |
Online |
Saiba como definir os três recursos que composição de uma solução de camada PHY de Intel Stratix 10 FPGA transceptor, ou seja, o PHY do transceptor, o PLL do transceptor e o controlador de redefinição do transceptor. |
Online |
Saiba os recursos de clock que são encontrados em Intel Arria 10 e Intel Cyclone 10 FPGA de transceptor. |
Título |
Descrição |
---|---|
Como reconfigurar dinamicamente os parâmetros analógicos PMA para Intel Cyclone 10 GX |
Saiba a implementação dos parâmetros analógicos Intel Cyclone 10 GX FPGA PHY PMA nativo usando fluxo de reconfiguração direta. |
Saiba como executar a simulação funcional de reconfiguração dinâmica do transceptor com comutação e reconfiguração de canal de loop fracionado de fase (PLL) de 10 G FPGA X Intel Cyclone 10 GX usando o método de gravação direta. |
|
Como realizar Intel Cyclone comutação e reconfiguração de canal nativa PHY ATX 10 GX |
Saiba como realizar a simulação funcional com comutação plL PHY ATX nativa Intel Cyclone 10 GX FPGA, reconfiguração de canal com streamer embarcado e recalibração de canal. |
Saiba como realizar reconfiguração dinâmica para alternar os refclks de recuperação de dados do clock (CDR) com streamer embarcado e múltiplos perfis de reconfiguração no dispositivo Intel Arria 10. |
|
Saiba como configurar dois dispositivos em teste (DUTs), iniciar kits de ferramentas do transceptor (XCVR), executar a interface chip-to-chip e encontrar as configurações analógicas certas. |
|
Saiba como realizar reconfiguração dinâmica para comutador de PLLs de transmissor (TX) para o transceptor Intel Arria 10 FPGA usando streamer embarcado. |
Intel® FPGA vídeos rápidos
Título |
Descrição |
---|---|
Assista a este vídeo para saber como colocar um transceptor Intel Arria 10 dispositivos simplex com reconfiguração dinâmica no mesmo canal de transceptor físico. |
|
Reconfiguração dinâmica de um transceptor Intel Arria 10 dispositivos |
Assista a este vídeo para saber como realizar alterações de taxa de dados usando comutação de loop bloqueado por fase (TX) de transmissão (PLL) e o streamer embarcado em Intel Arria 10 dispositivos. |
Assista a este vídeo de quatro peças para saber como usar o aplicativo Transceiver Toolkit, demonstrado em um kit Intel Arria 10 FPGA de desenvolvimento. Este vídeo explica como obter as configurações ideais de fixação de meio físico (PMA) para o transceptor. |
|
Assista a este vídeo de quatro peças para saber como usar o aplicativo Transceiver Toolkit, demonstrado em um kit Intel Arria 10 FPGA de desenvolvimento. Este vídeo explica como obter as configurações PMA ideais para o transceptor. |
|
Assista a este vídeo de quatro peças para saber como usar o aplicativo Transceiver Toolkit, demonstrado em um kit Intel Arria 10 FPGA de desenvolvimento. Este vídeo explica como obter as configurações PMA ideais para o transceptor. |
|
Assista a este vídeo de quatro peças para saber como usar o aplicativo Transceiver Toolkit, demonstrado em um kit Intel Arria 10 FPGA de desenvolvimento. Este vídeo explica como obter as configurações PMA ideais para o transceptor. |
|
Saiba o básico do recurso de pré-ênfase Intel Arria 10 transceptor. Compare a forma de onda simulada em comparação com as medidas de silício. |
|
Executando reconfiguração dinâmica para o transceptor Intel Arria 10 dispositivos |
Assista a este vídeo para saber como realizar alterações na taxa de dados usando a comutação TX PLL com o streamer embarcado em Intel Arria 10 dispositivos. |
Reconfigure Intel Arria transceptor de dispositivos 10 usando streamer embarcado |
Assista a este vídeo para saber como realizar reconfiguração dinâmica com o transceptor de dispositivo Intel Arria 10 PCS padrão usando o streamer embarcado. |
Use o modelo IBIS-AMI para estimar a integridade do sinal do transceptor Intel Arria 10 dispositivos |
Assista a este vídeo para saber como realizar uma simulação de integridade de sinal com o transceptor de dispositivo Intel Arria 10 IBIS-AMI no Intel® Advanced Link Analyzer. Além disso, este vídeo cobre relatórios de diagrama ocular. |
7. Depuração
Ferramentas
Intel Stratix ferramenta de depuração do transceptor E-Tile de 10 dispositivos
A ferramenta de depuração consiste em duas sub-ferramentas
- A ferramenta status permite que você leia e redefinir parâmetros PMA e registrá-los em um arquivo. Ele também permite que você execute o fluxo de adaptação (loopback interno/externo, adaptação inicial), leitura e redefinição de erros de bits.
- A ferramenta tuning permite ajustar o transceptor com configurações de parâmetros PMA da linha base para 10 Gbps/28 Gbps/56 Gbps e com parâmetros personalizados que permite varrer parâmetros PMA e registrá-lo em um arquivo. Use esta ferramenta para analisar a integridade dos canais do transceptor no seu Intel Stratix E-Tile do dispositivo 10.
Intel Stratix ferramenta de depuração do transceptor de bloco L-Tile/H-Tile de 10 dispositivos
Esta ferramenta de depuração consiste em quatro sub-ferramentas:
- A ferramenta de tensão permite medir a tensão no nó de amostragem de dados do receptor e no nó do transmissor
- A ferramenta Status do canal permite verificar o status bloqueado para dados de recuperação de dados do clock receptor (CDR), status de calibração, status de loopback e status do gerador/checker PRBS
- A ferramenta de status de adaptação permite que você verifique os bits registrados de adaptação configurados em comparação com as configurações de bits dourados - bits dourados são as configurações de bits recomendadas para um determinado registro
- A ferramenta de depuração ocular permite medir a altura dos olhos e/ou a largura dos olhos
Use esta ferramenta para analisar a integridade dos canais do transceptor em seu Intel Stratix 10 Dispositivo L-Tile/H-Tile
Intel Arria transceptor de 10 dispositivos PHY - Analisador de árvore de falhas
Este analisador interativo de árvore de falhas fornece diretrizes para solucionar problemas que você pode encontrar ao usar Intel Arria PHY do transceptor de dispositivo 10. O analisador consiste em três seções:
- Depuração PHY nativa
- Depuração de ajuste de link
- Depuração dinâmica de reconfiguração
Use este analisador de árvore de falhas para ajudá-lo a resolver problemas de PHY do transceptor e trazer o seu projeto o mais eficiente possível. Use-o juntamente com a ferramenta de depuração Intel Arria PHY do transceptor de 10 dispositivos Intel Arria 10
Intel Arria ferramenta de depuração do transceptor de 10 dispositivos PHY
Esta ferramenta de depuração consiste nas mesmas quatro sub-ferramentas que a Intel Stratix versão 10:
- A ferramenta de tensão permite medir a tensão no nó de amostragem de dados do receptor e no nó do transmissor
- A ferramenta Status do canal permite verificar o status bloqueado para dados de recuperação de dados do clock receptor (CDR), status de calibração, status de loopback e status do gerador/checker PRBS
- A ferramenta de status de adaptação permite que você verifique os bits registrados de adaptação configurados em comparação com as configurações de bits dourados - bits dourados são as configurações de bits recomendadas para um determinado registro
- A ferramenta de depuração ocular permite medir a altura dos olhos e/ou a largura dos olhos
Use esta ferramenta para analisar a integridade dos canais do transceptor no seu dispositivo Intel Arria 10.
Notas de versão do núcleo de propriedade intelectual (IP)
Intel® Quartus® de versão do Prime Design Suite (nota: As notas de versão do PHY IP nativa do transceptor são agora encontradas dentro Intel® Quartus® de versão do Prime Design Suite)
Intel FPGA Dispositivo Errata
Intel Stratix 10 dispositivos
- Intel Stratix 10 GX L-Tile dispositivo de produção errata
- Intel Stratix dispositivo de produção 10 SX errata
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
- Intel Arria 10 recomendações de design e errata de dispositivoS GX/GT
- Intel Arria 10 recomendações de design e errata de dispositivo SX
Guias do usuário
Consulte o capítulo sobre funções de depuração nos seguintes guias de usuário:
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Solução base de conhecimento
Guia de mapeamento de registros do transceptor
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Recursos adicionais
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.