Intel Agilex® 7 FPGA – Exemplo de projeto drive-on-chip Intel Agilex 7 dispositivos

Intel Agilex® 7 FPGA – Exemplo de projeto drive-on-chip Intel Agilex 7 dispositivos

780360
5/31/2023

Introdução

O design demonstra o controle síncrono de até duas fases de motores síncronos magnéticos permanentes (PMSMs) ou motores CC sem escova (BLDC).

Detalhes do projeto

Família de dispositivos

FPGAs e FPGAs SoC Intel® Agilex™ 7 série F

Quartus Edition

Intel® Quartus® Prime Pro Edition

Quartus Version

23.1

Núcleos IP (4)
Núcleo de IP Categoria do núcleo de IP
Nios V/g Processor Intel FPGA IP Processors and Peripherals
IOPLL Intel FPGA IP PLL
Reset Release Intel FPGA IP Configuration and Programming
JTAG to Avalon Master Bridge Intel FPGA IP Memory Mapped

Descrição detalhada

O design demonstra o controle síncrono de até duas motores síncronos magnéticos permanentes de três fases (PMSMs) ou motores CC sem escova (BLDC). Você pode adaptar o design a outros tipos de motor. Para simplificar, a "Drive-On-Chip" para dispositivos Intel Agilex® 7 é publicada com uma placa de alimentação e modelo de motor sintetizado e programado no mesmo FPGA malha removendo a necessidade de uma configuração física do motor. O modelo de motor e placa de energia foi projetado usando o DSP Builder Advanced Blockset da Intel. O modelo resultante está incluído neste pacote de projeto de exemplo. O usuário precisa apenas de um Kit de desenvolvimento FPGA Agilex® 7 para executar o exemplo, o modelo de motor e potência ajuda a ajustar e testar o sistema de controle antes de usar uma fase de potência física. O modelo da placa de motor e energia são baseados na antiga placa Intel® Tandem Motion 48V, descrita em AN773 e AN669.

Detalhes do projeto

Família de dispositivos

FPGAs e FPGAs SoC Intel® Agilex™ 7 série F

Quartus Edition

Intel® Quartus® Prime Pro Edition

Quartus Version

23.1