Introdução
Kit de desenvolvimento
Intel Agilex® 7 FPGA F-Series Development Kit (Production 1 P-Tile & E-Tile) DK-DEV-AGF014EA
Núcleo de IP | Categoria do núcleo de IP |
---|---|
Nios V/g Processor Intel FPGA IP | Processors and Peripherals |
IOPLL Intel FPGA IP | PLL |
Reset Release Intel FPGA IP | Configuration and Programming |
JTAG to Avalon Master Bridge Intel FPGA IP | Memory Mapped |
Descrição detalhada
O design demonstra o controle síncrono de até duas motores síncronos magnéticos permanentes de três fases (PMSMs) ou motores CC sem escova (BLDC). Você pode adaptar o design a outros tipos de motor. Para simplificar, a "Drive-On-Chip" para dispositivos Intel Agilex® 7 é publicada com uma placa de alimentação e modelo de motor sintetizado e programado no mesmo FPGA malha removendo a necessidade de uma configuração física do motor. O modelo de motor e placa de energia foi projetado usando o DSP Builder Advanced Blockset da Intel. O modelo resultante está incluído neste pacote de projeto de exemplo. O usuário precisa apenas de um Kit de desenvolvimento FPGA Agilex® 7 para executar o exemplo, o modelo de motor e potência ajuda a ajustar e testar o sistema de controle antes de usar uma fase de potência física. O modelo da placa de motor e energia são baseados na antiga placa Intel® Tandem Motion 48V, descrita em AN773 e AN669.
Kit de desenvolvimento
Intel Agilex® 7 FPGA F-Series Development Kit (Production 1 P-Tile & E-Tile) DK-DEV-AGF014EA