Intel Agilex® 7 FPGA - Design de instruções personalizadas no processador Nios® V/g

Intel Agilex® 7 FPGA - Design de instruções personalizadas no processador Nios® V/g

790983
9/6/2023

Introdução

Esse design demonstra o recurso de instrução personalizada do processador Nios® V/g usando o Intel Agilex® 7 FPGA Kit de desenvolvimento da série F.

Detalhes do projeto

Família de dispositivos

FPGA Intel® Agilex™ 7 série F 014 (R24B) AGFB014R24B2E2V

Quartus Edition

Intel® Quartus® Prime Pro Edition

Quartus Version

23.3

Outras tags

Validado em Quartus e Board

Núcleos IP (2)
Núcleo de IP Categoria do núcleo de IP
Nios V/g Processor Intel FPGA IP Embedded Processor
In-System Sources & Probes Intel FPGA IP Debug

Descrição detalhada

Um mecanismo de processamento (PE) que executa computação aritmética e lógica básica está conectado à Nios® processador V/g usando a interface de instruções personalizada. A versão atual da interface de instrução personalizada do processador Nios® V/g suporta operações de até 32 bits.



Consulte o documento para obter detalhes sobre o projeto.

Preparar o modelo de projeto na INTERFACE gráfica do Software Quartus® Prime

Nota: após baixar o exemplo de projeto, você deve preparar o modelo de projeto. O arquivo baixado é da forma de um arquivo <project>.par que contém uma versão compactada de seus arquivos de projeto (semelhante a um arquivo .qar) e metadados que descrevem o projeto. A combinação dessas informações é o que constitui um arquivo <project>.par. Você pode simplesmente clicar duas vezes no arquivo <project>.par e o Quartus iniciará esse projeto.


Detalhes do projeto

Família de dispositivos

FPGA Intel® Agilex™ 7 série F 014 (R24B) AGFB014R24B2E2V

Quartus Edition

Intel® Quartus® Prime Pro Edition

Quartus Version

23.3

Outras tags

Validado em Quartus e Board