Visão geral
O projeto de referência do controlador SDRAM de porta paralela DA ADI conecta O SDRAM à porta paralela de um ADSP-2126x SHARC (Mg) de porta paralela DA ADI® processador de sinal digital e é implementado em FPGAs e CPLDs Intel®. Intel® FPGA fornece o design de referência como código-fonte Verilog HDL. O design de referência inclui um testbench que permite testar o código-fonte Verilog HDL. O objetivo deste design de referência é demonstrar que os dispositivos Intel fornecem uma interface SDRAM de baixo custo para processadores de sinal digital ® ADI SHARC.
Características
- É executado no kit de avaliação DO CICLONE ADDS-21261® FPGA
- Requer 250 a 300 elementos lógicos, sem RAM e 49 pinos
- O controlador SDRAM suporta o modo de 8 bits da porta paralela ADSP-2126x
- Relógio de núcleo de processamento de sinal digital (DSP) CCLK tem uma frequência máxima de 200 MHz
- Controlador de memória suporta operação a 66 Mbps
Intel, Analog Devices Inc.e Danville Signal criaram um kit de avaliação de hardware chamado CICLONE ADDS-21261 que fornece aos projetistas a capacidade de avaliar uma combinação DSP+FPGA para uma ampla gama de aplicações como equipamentos profissionais de áudio, sistemas de radar e navegação, rádios baseados em software, equipamentos de teste e medição industriais, instrumentação médica, videoconferência, reconhecimento de voz, e cancelamento de ruído.
O Ciclone ADDS-21261 usa um processador ADSP-21261 SHARC® de dispositivos analógicos em combinação com um EP1C3. Também está incluído no kit de avaliação o Quartus® II Web Edition Design Software, uma versão de avaliação do VisualDSP++, da Analog Devices, e exemplos de design.
Nota de Aplicação 334 - Adi Aplicativo de controlador SDRAM de porta paralela