Nios® II compacta de processador embarcado

Recomendado para:

  • Dispositivo: Cyclone® III

  • Quartus®: desconhecido

author-image

Por

O exemplo Nios II de configuração compacta do processador demonstra a reconfiguração do Cyclone® III FPGAs usando Nios II processador embarcado e o controlador de atualização remota. O design foi desenvolvido para usar a quantidade mínima de FPGA recursos. Devido à sua compactação, o design pode ser adicionado ao seu sistema existente para adicionar o recurso de reconfiguração. Para saber mais sobre o exemplo de projeto, consulte a nota do aplicativo AN 548:Nios II sistema de configuração compacta para Cyclone III (PDF) .

Usando este exemplo de projeto

Para executar este exemplo, baixe compact_config.zip e descompacte-o em seu disco rígido. Siga as instruções em UM 548 para executar o projeto.

O uso deste design é regido por, e sujeito, aos termos e condições do Contrato de licença de exemplo de projeto Intel®.

Especificações de projeto

O design contém os seguintes componentes:

  • Nios II (núcleo Nios II/e econômico)
  • Memória de acesso aleatório no chip (RAM)
  • Loop bloqueado por fase (PLL)
  • JTAG-UART
  • Controlador de atualização remota
  • Ponte de três estados
  • Controlador flash CFI
  • E/S paralela led (PIO)
  • PIO do botão
  • Periférico de ID do sistema

Este design tem como alvo o kit Cyclone III FPGA Starter e Nios II kit de avaliação embarcada (NEEK).

Figura 1. Exemplo de design de configuração compacta.

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.