Nios® II de suíte de design embarcado
Intel® FPGA fornece documentação e suporte extensivos para a família Nios II de processadores embarcados para ajudá-lo a desenvolver e depurar de forma rápida e fácil seus sistemas de processadores embarcados.
Você pode baixar e licenciar a Nios II do processador embarcado nesta página. Os links abaixo oferecem documentação completa sobre o processador Nios II, respostas para perguntas frequentes, tutoriais, demonstrações on-line, exemplos de projeto, projetos de referência e white papers.
Informações sobre aulas de treinamento, demonstrações e informações sobre pedidos de produtos também são fornecidas abaixo.
Informações gerais
Folhas erratas
Whitepapers embarcados
- Uma solução flexível para Ethernet industrial
- A plataforma de dispositivos "Energy Aware"
- Adicionando aceleradores de hardware para reduzir a potência em sistemas embarcados
- Implementação de uma interface humana-máquina econômica para aparelhos domésticos
- Gerando vistas panorâmicas costurando várias imagens de fisheye
- Usando FPGAs para renderizar gráficos e unidade de interfaces LCD
- Uma arquitetura flexível para correção de fisheye em câmeras traseiras automotivas
- Selecionando a tecnologia certa de memória de alta velocidade para o seu sistema
- Geração automatizada de aceleradores de hardware com acesso direto de memória a partir de funções padrão ANSI/ISO C
Nios II benchmark e outras documentações
Notas da aplicação
- AN 595: uso e aplicações do controlador de interrupção vetorial
- Arquivos de projeto AN 595
- UM 548: Nios II de configuração compacta para Cyclone® III
- Arquivos de projeto AN 548
- AN 543: software de depuração Nios II usando o depurador lauterbach
- Arquivos de projeto AN 543
- AN 531: redução de energia com aceleradores de hardware
- Arquivos de projeto AN 531
- AN 459: Diretrizes para o desenvolvimento de um driver Nios II HAL dispositivos
- Exemplo de projeto 459
- AN 458: métodos Nios II de inicialização alternativos
- Arquivos de projeto AN 458
- AN 446: sistemas de depuração Nios II com o analisador de lógica embarcada SignalTap* II
- Arquivos de projeto AN 446
- AN 440: acelerando aplicações Nios II de rede
- Arquivos de projeto AN 440
- UM 429: configuração remota por ethernet com o Nios II processador
- Arquivos de projeto AN 429
- AN 417: Acelerando funções com o compilador C2H:Scatter-Gather DMA com checksum
- Arquivos de projeto AN 417
- AN 391: criação de perfis Nios II sistemas
- Arquivos de projeto 391
- AN 350: atualizando os sistemas Nios processadores para o Nios II processador
- AN 346: usando os designs de referência do Nios II de configuração do controlador
- AN 371: design de referência do sistema de gráficos automotivos
- AN 527: implementação de um controlador LCD
Tutoriais
- Criação de tutoriais de sistemas Nios II multiprocessador
- Arquivo de projeto multiprocessador
- Meu primeiro tutorial Nios II software
- Nios II de desenvolvimento de hardware
- Arquivos de projeto tutorial de hardware
- Nios II de projeto de arquitetura de sistema
- Nios II de design de projeto de arquitetos
- Usando o MicroC/OS-II RTOS com o tutorial Nios II processador
- Usando Nios II manual de instruções personalizadas de ponto flutuante
- Usando Nios II tutorial de memória bem acoplados
- Arquivos de design de tutorial de memória bem acoplados
O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.