ID do artigo: 000074523 Tipo de conteúdo: Solução de problemas Última revisão: 18/09/2013

Códigos rígidos de dispositivos LPDDR2 padrão para 2 ciclos

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Este problema afeta produtos LPDDR2.

Este problema se aplica às interfaces LPDDR2, quando um LPDDR2-S2 dispositivo de memória é usado. Os designs de exemplo gerados sempre configuram tCCD=2 ciclos para dispositivos LPDDR2, mas o tCCD mínimo suportado para LPDDR2-S2 é 1 ciclo. Ter tCCD=1 para dispositivos LPDDR2-S2 pode afetar o design Desempenho.

Resolução

As soluções alternativas para este problema são descritas abaixo.

Para projetos usando o Controlador de alto desempenho II (HPCII):

  1. Em um editor de texto, abra o arquivo /dut_example_design/example_project/dut_example/submodules/ *_example_if0_c0.v.
  2. Pesquise .CFG_TCCD (2) e mude para .CFG_TCCD (1).

Para projetos usando o controlador de memória dura:

  1. Em um editor de texto, abra o arquivo /dut_example_design/example_project/dut_example/submodules/ *_example_if0.v.
  2. Pesquise .ENUM_MEM_IF_TCCD (“TCCD_2”) e alterá-lo para .ENUM_MEM_IF_TCCD (“TCCD_1”).

Este problema será corrigido em uma versão futura.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Arria® V e FPGAs SoC
FPGAs Cyclone® V e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.