ID do artigo: 000075359 Tipo de conteúdo: Solução de problemas Última revisão: 06/04/2017

Falha no teste de simulação RapidIO II quando o parâmetro "Habilitar o controle do transceptor e o registro de status" está habilitado.

Ambiente

    Intel® Quartus® Prime Pro Edition
    RapidIO II (IDLE2 de até 6.25 Gbaud) Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Para Arria® 10 e Stratix® 10 famílias. Quando o RapidIO II IP Core for gerado com o parâmetro opcional "Habilitar o controle do transceptor e o registro de status" ativado, a plataforma de teste de simulação fornecida falhará. O comportamento defeituoso é que o transceptor não sai da reinicialização, e rx_is_lockedtodata não afirma .

Resolução

O conselho é executar a simulação sem habilitar o parâmetro "Habilitar o controle do transceptor e o registro de status" se afetado.

Este problema foi corrigido a partir da versão 17.0 do software Quartus® Prime.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Intel® Arria® 10 e FPGAs SoC
FPGAs Intel® Stratix® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.