ID do artigo: 000075870 Tipo de conteúdo: Solução de problemas Última revisão: 18/11/2011

Falhas de sincronização de largura de pulso mínima para interfaces de memória externa UniPHY

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Projetos voltados Stratix dispositivos V a velocidades maiores que 500 MHz podem ter falha de sincronização da largura de pulso mínima.

Resolução

Não há solução alternativa para este problema.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Stratix® V

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.