ID do artigo: 000076104 Tipo de conteúdo: Solução de problemas Última revisão: 02/12/2015

Por que o meu CSC-II faz sinais saturados de saída ao fazer a conversão?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema com o Conversor de espaço de cores II (CSC-II) na versão 14.0 e para cima quartus® II, você verá saturação na saída se você tentar converter uma entrada de bits/pixels mais ampla para uma saída de bits/pixels mais estreita.  Por exemplo, tentar converter YCrCb de 10bits/pixels para 8bits/pixel RGB mostrará este problema.

    Resolução

    Para resolver este problema, use as mesmas larguras em entrada e saída e depois descarte os bits menos significativos (de cada campo) da saída para criar a largura desejada.

    Isso está programado para ser corrigido em uma futura versão do Quartus Prime.

    Produtos relacionados

    Este artigo aplica-se a 26 produtos

    FPGA Cyclone® IV GX
    FPGA Cyclone® IV E
    FPGA Cyclone® V GT
    FPGA Stratix® V GS
    FPGA Stratix® V GX
    FPGA Stratix® V GT
    FPGA Cyclone® V E
    FPGA Cyclone® V GX
    FPGA Stratix® IV E
    FPGA Stratix® IV GT
    FPGA Arria® V SX SoC
    FPGAs Intel® MAX® 10
    FPGA SoC Cyclone® V SE
    FPGA Stratix® IV GX
    FPGA SoC Cyclone® V ST
    FPGA Stratix® V E
    FPGA SoC Cyclone® V SX
    FPGA Arria® V GZ
    FPGA Intel® Arria® 10 GT
    FPGA Arria® II GX
    FPGA Arria® II GZ
    FPGA Intel® Arria® 10 GX
    FPGA Intel® Arria® 10 SX SoC
    FPGA Arria® V GT
    FPGA Arria® V GX
    FPGA Arria® V ST SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.