ID do artigo: 000077804 Tipo de conteúdo: Solução de problemas Última revisão: 11/01/2016

Por que não posso restringir o caminho de sincronização para a interface periférica HPS SPI quando roteado para a malha FPGA de rede?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição Devido a um problema no software Quartus® II versão 15.0, não há caminhos de sincronização disponíveis para restringir a interface SPI soC Altera Arria® 5 e Cyclone® V quando roteada para o FPGA.
    Resolução Este problema é corrigido no software Quartus II da versão 15.1.1.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    Dispositivos programáveis Intel®

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.