ID do artigo: 000077902 Tipo de conteúdo: Mensagens de erro Última revisão: 23/11/2015

Erro interno: subsistema: FIOMGR, Arquivo: /quartus/fitter/fiomgr/fiomgr_io_bank.cpp, linha: 2379 m_single_ended_iostd_drive_strength >= 0

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema no software Quartus® II versão 15.0 e anterior, você pode ver este erro interno se você alterar a atribuição do pino JTAG do valor padrão.

    Em MAX® 10 dispositivos, os pinos JTAG são pinos de dois propósitos. Se você usar o pino JTAG como um pino dedicado, você não precisa fazer nenhuma atribuição de pino para o pino. Você pode obter este erro interno se você editar a atribuição do pino para qualquer outra coisa além do valor padrão.

    Resolução

    Para evitar o erro, execute uma das seguintes etapas:

    • Reverte todo o padrão de E/S do pino JTAG para o padrão padrão de IO no planejador de pinos.
    • Mude para o padrão padrão de E/S para LVCMOS de 3,3 V
    • Ir para a atribuições -> dispositivo > e opções de pinos -> de tensão -> alteram "padrão padrão de E/S" para LVCMOS de 3,3 V

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® MAX® 10

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.