ID do artigo: 000078179 Tipo de conteúdo: Solução de problemas Última revisão: 06/01/2015

O <device> Hard IP para PCI Express v14.0.2 de megafunção não está listado em nenhum arquivo wizard.lst no(s) caminho(s) de biblioteca especificado(s). Inicialização do assistente abortada</device>

Ambiente

    Intel® Quartus® II Subscription Edition
    Hard IP para PCI Express* Arria® V Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Esta mensagem de erro será vista se tentar abrir uma variação v14.0.2 do Hard IP Arria® V, Cyclone® V ou Stratix® V PCI Express® usando o Editor de parâmetros.

O problema deve-se à variação v14.0.2 não ser reconhecida pelo editor de catálogo IP.

Resolução

Este problema pode ser solucionado editando a primeira linha do arquivo gerado para alterar de descrição v14.0.2 para v14.0, por exemplo, de:

Variação VHDL

-- assistente de megafunção: %Stratix V Hard IP para PCI Express v14.0.2%

Para

-- assistente de megafunção: %Stratix V Hard IP para PCI Express v14,0%

Variação do Verilog

assistente de megafunção: %Cyclone V Hard IP para PCI Express v14.0,2%

Para

assistente de megafunção: Hard IP %Cyclone V para PCI Express v14,0%

Produtos relacionados

Este artigo aplica-se a 17 produtos

FPGA Stratix® V GT
FPGA Stratix® V GS
FPGA Arria® V GZ
FPGA Cyclone® V GX
FPGA Arria® V SX SoC
FPGA Arria® V GT
FPGA Arria® II GZ
FPGA Stratix® IV GX
FPGA SoC Cyclone® V SX
FPGA Cyclone® V GT
FPGA Stratix® V GX
FPGA Arria® II GX
FPGA Stratix® IV GT
FPGA SoC Cyclone® V ST
FPGA Arria® V ST SoC
FPGA Arria® V GX
FPGA Cyclone® IV GX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.