ID do artigo: 000079189 Tipo de conteúdo: Solução de problemas Última revisão: 29/08/2016

Há alguma recomendação ao usar mais de um PLL ATX que funciona na mesma frequência do oscilador controlado de tensão (VCO) em Arria dispositivos transceptor V GZ e Stratix V?

Ambiente

  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Sim, há recomendações de colocação ao usar mais de um PLL ATX que funciona na mesma frequência de VCO em Arria® dispositivos transceptor V GZ e Stratix® V.

    Para um desempenho DE PLL ATX ideal, certifique-se de que não há duas PLLs ATX que sejam executados na mesma frequência de VCO adjacentes umas às outras. Esta recomendação se aplica a PLLs ATX adjacentes que residem no mesmo banco transceptor e também em PLLs ATX adjacentes em bancos transceptor vizinhos.

    Um exemplo da atribuição do Arquivo de configurações de software Quartus® II (.qsf) para a colocação manual de PLLs ATX é a seguinte.

    set_location_assignment LCPLL_X0_Y33_N57 -para "test_phy:phy|altera_xcvr_native_sv:test_phy_inst|sv_xcvr_plls:gen_native_inst.xcvr_native_insts[0].gen_bonded_group_plls.gen_tx_plls.tx_plls|pll[0].pll.atx_pll.tx_pll"

    Você pode determinar as coordenadas ATX PLL inspecionando o floorplanner do software Quartus II.

    Produtos relacionados

    Este artigo aplica-se a 6 produtos

    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX
    FPGAs Stratix® V
    FPGA Arria® V GZ
    FPGA Stratix® V E

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.