ID do artigo: 000080581 Tipo de conteúdo: Solução de problemas Última revisão: 30/06/2014

Os resultados de simulação de hardware e software diferem ao usar o modo preadder com um sinal não assinado

Ambiente

  • Intel® Quartus® II Subscription Edition
  • DSP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Este problema de simulação foi encontrado na versão 13.0 do software Quartus II, mas afeta as versões 11.1 a 13.0. Quando você instaura diretamente o processamento de sinal digital (DSP) ou o controle de acesso de mídia (MAC) WYSIWYG em seu design, seu hardware e os resultados da simulação de software serão diferentes ao usar o modo pré-vermelho com um sinal não assinado. Os resultados da simulação diferem quando a subtração pré-vermelha e a entrada de pré-estremecimento não atribuída são usadas ao mesmo tempo; no hardware, a entrada pré-vermelha é sinal estendido, então todos os a entrada para multiplicador é tratada como assinada. Este problema se aplica aos dispositivos Arria V e Cyclone V.

    Resolução

    A versão do software 13.1 Quartus II inclui verificações de legalidade para impedir que você produza este erro. Não há solução alternativa para versões anteriores.

    Produtos relacionados

    Este artigo aplica-se a 2 produtos

    FPGAs Cyclone® V e FPGAs SoC
    FPGAs Arria® V e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.