Problema crítico
Este problema de simulação foi encontrado na versão 13.0 do software Quartus II, mas afeta as versões 11.1 a 13.0. Quando você instaura diretamente o processamento de sinal digital (DSP) ou o controle de acesso de mídia (MAC) WYSIWYG em seu design, seu hardware e os resultados da simulação de software serão diferentes ao usar o modo pré-vermelho com um sinal não assinado. Os resultados da simulação diferem quando a subtração pré-vermelha e a entrada de pré-estremecimento não atribuída são usadas ao mesmo tempo; no hardware, a entrada pré-vermelha é sinal estendido, então todos os a entrada para multiplicador é tratada como assinada. Este problema se aplica aos dispositivos Arria V e Cyclone V.
A versão do software 13.1 Quartus II inclui verificações de legalidade para impedir que você produza este erro. Não há solução alternativa para versões anteriores.