ID do artigo: 000081122 Tipo de conteúdo: Solução de problemas Última revisão: 20/12/2012

Por que eu recebo um erro de ajuste ao compilar o controlador de memória suave LPDDR2?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Você pode ver o seguinte erro de ajuste ao compilar o controlador de memória suave LPDDR2 no software Quartus® II versão 12.0SP2:

"Erro (175020): restrição ilegal do pino à região (3.115) a (112, 115): não há locais válidos na região"

Isso se deve a um problema com um aprimoramento pré-instalador que foi corrigido no software Quartus II versão 12.1.

Resolução

Compile seu projeto com o software Quartus II versão 12.1.

Produtos relacionados

Este artigo aplica-se a 6 produtos

FPGA SoC Cyclone® V SE
FPGA SoC Cyclone® V SX
FPGA Cyclone® V GT
FPGA Cyclone® V GX
FPGA SoC Cyclone® V ST
FPGA Cyclone® V E

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.