ID do artigo: 000082529 Tipo de conteúdo: Solução de problemas Última revisão: 17/01/2018

Por que o sinal Intel® HDMI* IP RX vid_lock descontinuado quando a geometria do tempo de vídeo é inconsistente?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • HDMI* Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Devido a um problema com o Intel® HDMI* IP, o sinal RX vid_lock pode não afirmar se a geometria do tempo de vídeo é inconsistente.

    O IP HDMI RX verifica a largura consistente de HSYNC, largura VSYNC, Htotal, Hactive, Vtotal e Vactive entre quadros para qualificar vídeos estáveis e afirmar vid_lock.

    Se esses parâmetros de vídeo são inconsistentes entre quadros, vid_lock é descontinuado e vid_data, vid_hsync, vid_vsync e vid_de são inválidos.

    Resolução

    Este problema é corrigido na versão 17.1 do software Intel® Quartus® Prime.

    Produtos relacionados

    Este artigo aplica-se a 3 produtos

    FPGAs Intel® Arria® 10 e FPGAs SoC
    FPGAs Arria® V e FPGAs SoC
    FPGAs Stratix® V

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.