Problema crítico
Designs gerados na versão 10.0SP1 e anteriores podem experimentar falha de calibração devido a transferência de sinal assíncrona não confiável do domínio do clock AFI até o domínio do relógio de leitura.
Para o controlador SRAM QDR II e QDR II com UniPHY, abra o projeto na versão 10.1 do controlador de SRAM QDR II e QDR II com a UniPHY e regenerar o design.
Para o controlador RLDRAM II com UniPHY, abra o design na versão 10.1 do controlador RLDRAM II com UniPHY e regenerar o Design.